PCIe 7.0,發佈新規範
如果您希望可以時常見面,歡迎標星收藏哦~
來源:內容編譯自tomshardware,謝謝。
外圍組件互連特別興趣小組 (PCI-SIG) 剛剛發佈了PCIe 7.0 規範0.7 版,供其成員批准。目標是在 2025 年發佈最終規範。
PCI-SIG 是制定主板與最佳 GPU等其他組件連接接口標準的組織,因此必須確保這些互連能夠跟上硬件的進步,而不會成爲未來發展的瓶頸。PCI -SIG計劃在今年完成 PCIe 7.0 的規範,以跟上每三年制定新標準的目標節奏。
PCIe 7.0 旨在將 PCIe 6.0 設定的限制提高一倍,達到 128GT/s 原始比特率,這相當於在 16 通道或 x16 配置上實現 512GB/s 的雙向傳輸速度。它還將使用 PCIe 6.0 中引入的 4 級脈衝幅度調製 (PAM4) 信號,這使其能夠在每個時鐘週期編碼兩位數據,與 PCIe 4.0 和 PCIe 5.0 中使用的信號技術相比,數據速率實際上翻了一番。
PCIe 7.0 草案規範的上一個版本0.5於去年 4 月發佈,0.7 版似乎沒有進行任何重大修訂。因此,如果 PCI-SIG 成員就最新版本達成普遍共識,該組織將在今年完成併發布該標準。
然而,即使發生這種情況,也不要指望 PCIe 7.0 SSD 和 GPU 很快就會上市。PCIe 5.0 標準於 2019 年發佈,但直到 2023 年,第一批 PCIe 5.0 SSD 纔出現在零售店。事實上,PCIe 6.0 (於 2022 年 1 月完成)仍在進行互操作性測試和驗證,具體時間是 2023 年 12 月。
除此之外,製造商在部署這些新技術時還需要處理各種障礙,尤其是當它們更高的傳輸速度導致工作溫度不斷升高時。英特爾在開發適用於 Linux 的 PCIe 冷卻驅動程序時看到了這一點,如果溫度過高,它會降低 SSD 的帶寬。因此,我們可能會看到越來越多的內部組件需要大量散熱器和主動冷卻,才能以宣傳的速度運行。
PCIe 7.0 規範 0.7 版
隨着我們進入 2025 年,我很高興地宣佈 PCIe 7.0 規範 0.7 版現已可供會員審查。此規範版本整合了我們從會員那裡收到的有關 2024 年 4 月發佈的0.5 版的所有反饋,使我們距離 PCIe 7.0 規範的全面發佈更近了一步,目標是在 2025 年發佈。
我想感謝 PCI-SIG® 技術工作組的辛勤工作,該工作組由志願者組成,他們慷慨地將時間投入到 PCIe 規範的開發中。感謝他們,我們將實現每三年發佈一個新規範的節奏。
PCIe 7.0 規範包括以下功能目標:
將 PCIe 6.0 規範的帶寬(64 GT/s)加倍至 128 GT/s 原始比特率,並通過 x16 配置雙向高達 512 GB/s
利用 PAM4(4 級脈衝幅度調製)信號
關注渠道參數和覆蓋範圍
繼續實現低延遲和高可靠性目標
提高能源效率
保持與所有前幾代 PCIe 技術的向後兼容性
PCIe 7.0 技術是一種高帶寬、低延遲 I/O 互連,旨在支持數據密集型新興應用,包括 800G 以太網、AI/ML、雲和量子計算、超大規模數據中心、高性能計算 (HPC) 和軍事/航空航天。
https://www.tomshardware.com/tech-industry/pcie-standards-group-releases-draft-specification-for-pcie-7-0-full-release-expected-in-2025
半導體精品公衆號推薦
專注半導體領域更多原創內容
關注全球半導體產業動向與趨勢
*免責聲明:本文由作者原創。文章內容系作者個人觀點,半導體行業觀察轉載僅爲了傳達一種不同的觀點,不代表半導體行業觀察對該觀點贊同或支持,如果有任何異議,歡迎聯繫半導體行業觀察。
今天是《半導體行業觀察》爲您分享的第4010期內容,歡迎關注。
『半導體第一垂直媒體』
實時 專業 原創 深度
公衆號ID:icbank
喜歡我們的內容就點“在看”分享給小夥伴哦